您好,欢迎来到中国测试科技资讯平台!

首页> 《中国测试》期刊 >本期导读>基于CPLD的LXI星型集线器设计

基于CPLD的LXI星型集线器设计

2708    2016-01-16

免费

全文售价

作者:詹文彬1, 苏燕辰1, 孟劲松2

作者单位:1. 西南交通大学机械工程学院, 四川成都 610031;
2. 西南交通大学牵引动力国家重点实验室, 四川成都 610031


关键词:LXI仪器; 星形集线器; CPLD; 硬件触发; M-LVDS芯片


摘要:

为了扩展LXI仪器的系统容量,根据LXI标准中硬件触发星形集线器的原理,设计了基于CPLD的星形集线器。系统以ALTERA公司的CPLD芯片MAX7064作为控制核心,使用TI公司的M-LVDS收发器芯片SN65MLVD080收发LXI仪器的触发信号,实现了在一个四端口LXI系统内部,4个通道中同名通道间的LXI总线触发信号同步传输。实验表明,该星形集线器成功的完成了信号的传输,并且时间延迟较低,具有较好的应用效果。


Design of LXI star hub based on CPLD

ZHAN Wen-bin1, SU Yan-chen1, MENG Jin-song2

1. School of Mechanical Engineering, Southwest Jiaotong University, Chengdu 610031, China;
2. National Power Traction Laboratory, Southwest Jiaotong University, Chengdu 610031, China

Abstract: For the purpose of expending LXI's system capability, based on the theory of the hardware triggering star hub in LXI standard, design this star hub which based on CPLD.The design use Altera's CPLD chip MAX7064 as the control core, and use the half-duplex M-LVDS line transceivers SN65MLVD080 which produced by TI to receive and trance the LXI's trigger signal.The function of LXI Star Hub is accomplished, in a LXI system with 4 ports, the LXI Star Hub could receive a Trigger Bus signal on any one of the four channels under any port and simultaneously retransmitting that signal on the same channel of all other three ports.The results of experiments show that the star hub could accomplish the signal's transmission with low time delay, and has good apply effect.

Keywords: LXI; Star hub; CPLD; Hardware triggering; M-LVDS

2009, 35(5): 59-62  收稿日期: 2009-2-12;收到修改稿日期: 2009-4-29

基金项目: 

作者简介: 詹文彬(1983-),男,四川都江堰市人,硕士研究生,专业方向为自动测试技术与PC仪器研究。

参考文献

[1] 周 射.基于LXI的数据采集模块的研究与设计[D].成都:电子科技大学,2007.
[2] 张 文,赵 建,方海燕.LXI同步接口触发子系统的分析与研究[J].电子测量技术,2007,30(5):45-48.
[3] 孟升卫,尹洪涛,付 平,等.LXI触发总线接口[J].国外电子测量技术,2007,26(5):19-21.
[4] 时玉娟,赵 建.LXI事件子系统的理解与分析[J].电测与仪表,2006(12):48-51.
[5] 李文海,王丰磊,王怡苹,等.基于MCU的LXI B类接口模块设计[J].国外电子测量技术,2007,26(7):38-40.
[6] 刘笃喜,马 骏,许建社,等.面向仪器级互换的LXI总线及其关键技术研究[J].科学技术与工程,2006,10(5):1 412-1 416.
[7] 周润景.基于QUARTUS Ⅱ的FPGA/CPLD数字系统设计实例[M].北京:电子工业出版社,2007.
[8] 段吉海.基于CPLD/FPGA的数字通信系统建模与设计[M].北京:电子工业出版社,2004.
[9] 夏宇文.复杂数字电路与系统的Verilog HDL设计技术[M].北京:北京航空航天大学出版社,1998.